# Registers Bank

Aluno:Luiz Henrique L P Maia luizhenrique0308@gmail.

Aluno: Jonatas Cleyton F C jonatas.coelho62@aluno.ifce.edu.br

Aluno: Jonathan Barroso R barroso.jonathan08@aluno.ifce.edu.br

Resumo – Este relatório irá explicar o funcionamento de um banco de registradores, e criação de um mostrando na prática a utilização de registradores e seu funcionamento.

Keywords – registradores, banco de registradores, memória, circuito sequencial.

## I. Introdução

 $\mathbf{O}$ banco registradores de implementado neste relatório conta com 4 registradores de 8 bits. O banco de registradores funciona armazenando dados de 8 bits em cada registrador e podendo acessar informação a armazenada diretamente dos registradores, providenciando flexibilidade processador.

# II. Metodologia:

Para começar a projetar o banco de registradores em Systemyerilog, usamos a ferramenta do Digital Js, tanto para projetar o circuito quanto para efetuar os testes, já que a ferramenta tem uma opção de análise de ondas. Analisando o repositório "Banco de registradores Verilog" começamos a replicar algumas estruturas do código em um só arquivo (no repositório Github em anexo) o traduzindo para a linguagem desejada. No código é feito módulo um para OS registradores usados como

optamos por não usar vetores de registradores para economia tempo, então após feito o módulo do registrador, é feito um decoder que será responsável por fazer parte da função do que o demultiplexador faria no circuito original. Partindo para o módulo principal do banco de registradores, é criada a instância do decoder "seleciona" e em seguida começa um bloco "generate" que é responsável por criar todos os registradores. A saída de rd 0 e rd 1 são selecionadas a partir do index do vetor de saídas "register" (veja no código em anexo).

#### III. Resultados

Após o circuito ser gerado, criamos uma tabela verdade (veja tabela 1.) com um caso específico para então podermos comparar com os resultados dos testes usando o circuito gerado e as formas de onda (imagens para comparação em anexo). A tabela exibida, é feita pré inserindo o valor dos controladores

"add\_rd0" como 0 e "add\_rd1" como 1. Assim ficando

| wr_data | add_wr | wr_<br>en | clk | reg<br>0 | reg<br>1 | rd0 | rd1 |
|---------|--------|-----------|-----|----------|----------|-----|-----|
| х       | Х      | Х         | -   | х        | Х        | х   | х   |
| 10      | 0      | 1         | up  | 10       | -        | 10  | -   |
| 11      | 1      | 1         | up  | -        | 11       | -   | 11  |

Tabela 1. Tabela verdade simples

#### IV. Conclusão:

O projeto do banco de registradores em SystemVerilog, contendo quatro registradores de oito bits, foi concluído com sucesso e atende a todos os requisitos especificados. O banco de registradores implementa eficazmente as operações de leitura simultânea de dois registradores e escrita em um registrador, conforme solicitado. A estrutura modular e o uso de sinais de controle para a habilitação de escrita e leitura foram fundamentais para garantir funcionalidade e a eficiência do circuito. implementação Α validada por meio de simulações, que confirmaram o comportamento esperado das operações.

#### V. Referências

## [1]

https://github.com/AssisRaphael/Banco\_de\_registradores\_Verilog

# [2]

## ■ MODELING REGISTER BA...

## [3]

https://docentes.ifrn.edu.br/jeangaldi no/disciplinas/2016.1/organizacao-d e-computadores/aula-13-logisim-ban co-de-registradores/view

[4]

https://docentes.ifrn.edu.br/jeangaldino/disciplinas/2015.2/organizacao-de-computadores/aula-09